Por favor, use este identificador para citar o enlazar este ítem:
http://dspace.unach.edu.ec/handle/51000/11723
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Rentería Bustamante, Leonardo Fabián | - |
dc.contributor.author | Sanmartin Chalan, Jefferson Anibal | - |
dc.date.accessioned | 2023-11-08T14:57:23Z | - |
dc.date.available | 2023-11-08T14:57:23Z | - |
dc.date.issued | 2023-11-08 | - |
dc.identifier.other | UNACH- FI-IETEL | - |
dc.identifier.uri | http://dspace.unach.edu.ec/handle/51000/11723 | - |
dc.description | In the present research work, a frequency response analyzer of RLC circuits is developed and implemented as a laboratory instrument for Circuits II in the Telecommunications degree at UNACH. The project was carried out in 4 stages. In the first stage, the best technique for frequency response analysis was sought to guarantee the results. The frequency response analyzer was designed and implemented in the second stage using the STM32F411 card. In the third stage, a visualization system was developed to display the bode plot on a mobile device. In the last phase, the operation of the device was evaluated with two RLC circuits, comparing the data obtained with those of a comercial instrument, the NI ELVIS II. At this stage, an analysis was carried out by applying the independent sample tests (Student t-test). The Pearson Correlation with p-values of 0.874 and 0.360, in addition to the Pearson correlation values of 0.999 and 0.998 that correspond to circuits 1 and 2, respectively, demonstrate that the implemented system does not present significant differences with the commercial instrument. Therefore, its operation can be validated as correct. | es_ES |
dc.description.abstract | En el presente trabajo de investigación se desarrolla e implementa un analizador de respuesta en frecuencia de circuitos RLC como instrumento de laboratorio para la asignatura de Circuitos II en la carrera de Telecomunicaciones de la UNACH. El proyecto se realizó en 4 etapas. En la primera etapa se buscó la mejor técnica para el análisis de respuesta en frecuencia para así garantizar los resultados. En la segunda etapa se diseñó e implemento el analizador de respuesta en frecuencia utilizando la tarjeta STM32F411. En la tercera etapa se desarrolló un sistema de visualización para mostrar el diagrama de bode en un dispositivo móvil. En la última etapa se evalúo el funcionamiento del dispositivo con dos circuitos RLC comparando los datos obtenidos con los de un instrumento comercial, el NI ELVIS II. En esta etapa se realizó un análisis aplicando las pruebas de muestras independientes (Prueba t-Student) y la Correlación de Pearson con valores de p-valor de 0,874 y 0,360, además, de los valores de correlación de Pearson de 0,999 y 0,998 que corresponde a los circuitos 1 y 2, respectivamente, demostrando que el sistema implementado no presenta diferencias significativas con el instrumento comercial, por lo tanto, su funcionamiento se puede validar como correcto | es_ES |
dc.description.sponsorship | UNACH, Ecuador | es_ES |
dc.format.extent | 76 páginas | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Riobamba, Universidad Nacional de Chimborazo | es_ES |
dc.rights | openAccess | es_ES |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-sa/3.0/ec/ | es_ES |
dc.subject | Respuesta en frecuencia | es_ES |
dc.subject | Diagrama de bode. | es_ES |
dc.title | Implementación de un analizador de respuesta en frecuencia de circuitos rlc como instrumento de laboratorio de la asignatura de circuitos II de la Carrera de Telecomunicaciones de la Unach. | es_ES |
dc.type | bachelorThesis | es_ES |
Aparece en las colecciones: | Tesis - Ingeniería en Electrónica y Telecomunicaciones |
Ficheros en este ítem:
Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.